Сумматор
СУММАТОРВ целях максимального упрощения работы компьютера все многообразие математических операций сводится к сложению двоичных чисел. Поэтому главной частью процессора является сумматор
Сумматор тАФ это электронная логическая схема, выполняющая суммирование двоичных чисел
Сумматор служит, прежде всего, центральным узлом арифметико-логического устройства компьютера, однако он находит применение также и в других устройствах машины
Многоразрядный двоичный сумматор , предназначенный для сложения многоразрядных двоичных чисел, представляет собой комбинацию одноразрядных сумматоров, с рассмотрения которых мы и начнём. Условное обозначение одноразрядного сумматора на рис
При сложении чисел A и B в одном i -ом разряде приходится иметь дело с тремя цифрами:
1. цифра a i первого слагаемого;
2. цифра b i второго слагаемого;
3. перенос p i тАУ1 из младшего разряда
В результате сложения получаются две цифры:
1. цифра c i для суммы;
2. перенос p i из данного разряда в старший
Таким образом, одноразрядный двоичный сумматор есть устройство с тремя входами и двумя выходами
Если требуется складывать двоичные слова длиной два и более бит, то можно использовать последовательное соединение таких сумматоров, причём для двух соседних сумматоров выход переноса одного сумматора является входом для другого
Вместе с этим смотрят:
Таблицы истинностиТабличный процессор
Текстовый редактор
Телекоммуникационные средства в современном компьютерном мире