Разработка компонентов инфраструктуры сервисного обслуживания встроенной памяти гибкой автоматизированной системы на кристалле
В своем непрерывном развитии рынок микроэлектроники постоянно выдвигает все новые и более жесткие требования к появляющимся изделиям. Потребитель хочет получать быстродействующую, надежную и, в то же время, малогабаритную и малопотребляющую продукцию. Два этих противоречивых требования усугубляются тем, что микроэлектронные поколения очень быстро стареют, время морального износа исчисляется иногда месяцами. Поэтому особое внимание уделяется постоянному сокращению времени выхода на рынок новых изделий. Сроки, отводимые на разработку, проектирование, верификацию и выпуск в серию новых интегральных схем (ИС), стремятся сокращать всеми силами, не забывая при этом предъявлять повышенные требования к качеству самих ИС и их надежности.
Одним из способов разрешения данного противоречия стало создание заказных ИС с большим числом элементов и со сложной внутренней структурой, от которых требовались возможность гибкой специализации "под задачу" и кратчайшее время выхода на рынок. Такие заказные микросхемы класса Application Specific Integrated Circuits (ASIC) получили широкое распространение во всем мире, поскольку это было единственным приемлемым решением при реализации сложных изделий микроэлектроники для портативной и носимой аппаратуры.
Основным преимуществом заказных ИС является низкая стоимость конечного массового продукта. Поэтому, с постоянным совершенствованием технологического цикла производства микросхем снижаются и требования к минимальным заказам ASIC. Становится выгодно заказывать "свои" микросхемы даже для средних объемов производства, получая основную прибыль после реализации конечной продукции. При этом заказчик является владельцем как конечного продукта, так и заложенной в него идеи, и, следовательно, несет на себе всю тяжесть и ответственность принятия решения.
К сожалению, проекты на ASIC имеют свои недостатки: высокий уровень начальных невозвращаемых затрат (NRE), длительное время разработки и верификации а также значительные количества для минимального заказа партии готовых микросхем. Как результат, заказные ИС доступны только для конечных изделий при условии их большого тиража и длительного срока их активного использования. Требования к минимальному объему заказа микросхем ASIC зачастую превышают $500 тыс. в расчете на проект и на год. Проекты же с коротким временем их "жизни" (до морального старения), малых или средних объемов тиражности, требующих скорейшего выхода на рынок или частого обновления реализуемых стандартов или алгоритмов скорее всего не могут себе позволить быть реализованными в виде ASIC. Причем даже в случае, когда критерий "объем / цена" является для данной разработки приемлемым, любое изменение для исправления допущенной ошибки или для ее совершенствования оставит заказчика с большими складскими запасами, возможно, никому не нужных микросхем и запустит заново весь длительный цикл (не менее 4 тАУ 6 месяцев) создания новой версии ASIC.
Данная проблема особенно актуальна для быстро эволюционирующих сегментов промышленности, таких как гибкие автоматизированные системы (ГАС) рынка. Очевидно, что здесь более предпочтительны программируемые, конфигурируемые решения в реализации ИС памяти, которые могут быть изменены как на стадии разработки, так и в стадии сервисного обслуживания.
Таким образом, целью бакалаврской работы тАУ является разработка компонентов инфраструктуры сервисного обслуживания кристалла памяти ГАС.
Объектом работы тАУ является встроенная в ГАС память на кристалле.
1. анализ технического задания
1.1 Системы на кристалле. Общие представления
Выражение "система на кристалле" не является, строго говоря, термином. Это понятие отражает общую тенденцию к повышению уровня интеграции за счет интеграции функций.
Под приборами класса "система на кристалле", в общем случае, понимаются приборы, на едином кристалле которых интегрированы процессор (процессоры, в т.ч. специализированные), некоторый объем памяти, ряд периферийных устройств и интерфейсов, т.е. максимум того, что необходимо для решения задач, поставленных перед системой.
Производительность приборов класса "система на кристалле" в значительной мере зависит от эффективности взаимодействия всех встроенных компонентов и от эффективности их взаимодействия с внешним, относительно прибора, миром. В первую очередь это связано с различием в быстродействии встроенных компонентов, в особенности организации интерфейсов.
1.2 Современные тенденции развития
В настоящее время значительная часть подобных конфигурируемых проектов разрабатывается в виде печатной платы как комбинация микросхем программируемой и жесткой логики, аналоговых блоков, микроконтроллеров, массивов памяти и фиксированных периферийных узлов (интерфейс Т1, АТМ, 10/100 PHY, видео/аудио кодеки и т.п.). Несмотря на то, что такие комбинированные решения позволяют достаточно быстро создавать разнообразные, быстро меняющиеся проекты, они не могут реально конкурировать с точки зрения производительности, энергопотребления, надежности и массогабаритных характеристик с монолитным решением тАУ интегральной микросхемой системного уровня интеграции.
Таким образом, появились все предпосылки к реальному созданию коммерческих версий ИС нового поколения, сочетающих в себе преимущества традиционных заказных изделий класса ASIC, микросхем программируемой логики и интегрирующих широкий диапазон системных ресурсов для большей функциональности. Новые микросхемы был отнесены к группе изделий системного уровня интеграции SLI (System Level Integration), и до настоящего времени уровень SLI был реализован лишь в заказных микросхемах с фиксированной архитектурой, потому что это было единственным приемлемым технологическим решением.
Под интеграцией различных системных ресурсов здесь не следует понимать механистическое объединение отдельных систем, которыми могут быть (пусть и сколь угодно сложные, но в то же время типовые, стандартные) микропроцессоры, блоки памяти и периферийные узлы. Возможность сочетания различных типов электронных ячеек на площади одного кремниевого кристалла высвобождает новые потребительские качества выпускаемых микросхем, позволяет целенаправленно ориентировать новую продукцию на требуемые сегменты рынка, обеспечивая производителям современной электронной аппаратуры техническую и экономическую выгоду.
Реализованная на практике идея SLI оказалась настолько богатой, что сразу же нашла широкий отклик у многих мировых лидеров в производстве микроэлектронных изделий. Интеграция всех основных системных узлов на одной системно-ориентированной микросхеме обеспечивает повышение производительности, снижение энергопотребления, уменьшение цены конечного изделия в целом и позволяет выпускать малогабаритную продукцию. Все эти преимущества особенно важны в области ГАС, с точки зрения телекоммуникационных приложений портативной аппаратуре их сервисного обслуживания, а также в сетевых приложениях. Изделия нового поколения, выполняемые по идеологии SLI, стали называть "система на кристалле" тАУ System on a Chip или SoC. И основным препятствием на пути активного внедрения микросхем SoC в массовое производство вплоть до начала 2000-х годов, были лишь технологические ограничения полупроводниковой промышленности.
Революционные изменения в технологии производства микроэлектронных изделий дали возможность комбинировать на одном кремниевом кристалле несколько разнородных типов электронных ячеек (CMOS+Flash, CMOS+EEPROM, SiGe/BiCMOS). Были выпущены первые интегральные заказные микросхемы ASIC, реализующие как цифровую, так и аналоговую обработку данных, в том числе и для радиочастотного диапазона).
Совершенствование технологического процесса позволило постоянно увеличивать количество интегрированных транзисторов в пределах одной и той же площади кремниевого кристалла. Тем не менее, оказалось невозможным полноценно использовать все преимущества этого увеличения без значительного удлинения временного цикла разработки проектов, особенно в связи с постоянно увеличивающейся сложностью последних.
Здесь же впервые встала и проблема дефицита высококвалифицированного инженерного труда, так как разработать современное заказное изделие микроэлектроники в кратчайшие сроки тАУ очень непросто. Существенно обострилось и ранее дремавшее противоречие: с одной стороны, цены на конечные изделия должны быть как можно меньше; с другой тАУ сложность микросхем должна быть как можно выше, а количество одновременно выполняемых ими функций тАУ как можно больше. В значительной степени этому способствовало смещение рынка потребления в сторону сложной продукции массового спроса: Application Specific Standard Products (ASSP), а также активное влияние рынка телекоммуникаций, который развивается чрезвычайно быстро и требует реализации все более сложных и изощренных механизмов кодирования, передачи и обработки разнородных данных.
Таким образом, на сегодняшний день, сформировались все предпосылки к реальному созданию коммерческих, доступных версий микросхем SoC.
Многие фирмы-производители проводят, в настоящее время, активные исследования перспективности создания микросхем класса SoC различных архитектур. Несколько компаний уже реализовало свои идеи в конкретные семейства серийно выпускаемых ИС и продолжают работу в этом направлении. В результате можно сказать, что на рынок микроэлектроники действительно вышло новое поколение микросхем с возможно большим и перспективным будущим. Говорится об этом поколении уже много и всеми по-разному. При этом, к сожалению, нечетко поставлены акценты в терминологии, по-разному воспринимается сама концепция системы на кристалле, различаются подходы как к проектированию и производству самих ИС, так и к построению конечных проектов на этой новой элементной базе.
1.3 Номенклатура выпускаемой памяти на кристалле
Сформируем перечень различных микросхем памяти, обладающей уникальной программируемой технологией производства систем памяти на одном кристалле.
В настоящее время, разрабатываются и производятся, в промышленных масштабах, следующие виды микросхем памяти:
тАУ EPROM тАУ память с ультрафиолетовым стиранием и с однократным программированием, в том числе стандартные микросхемы памяти типа OTP и UV EPROM , усовершенствованные микросхемы памяти OTP и UV EPROM семейства Tiger Range, микросхемы нового семейства памяти FlexibleROM, разработаного для замены MaskROM, а также микросхемы памяти PROM и RPROM компании WSI (США), вошедшей в состав ST ;
тАУ EEPROM и SERIAL NVM (последовательная энергонезависимая долговременная память) тАУ из последовательной перепрограммируемой энергонезависимой памяти выпускаются микросхемы памяти EEPROM с различным шинным интерфейсом, микросхемы последовательной Flash-памяти, стандартные микросхемы памяти специального назначения (ASM ) и бесконтактные (CONTACTLESS MEMORIES ) микросхемы памяти;
тАУ Flash-память типа NOR тАУ в производстве находятся микросхемы Flash-памяти: индустриального стандарта с различным питанием, с расширенной архитектурой для различных областей применения, микросхемы с разнородной памятью и микросхемы Flash-памяти семейства " LightFlash ";
тАУ Flash-память типа NAND тАУ новое направление в производстве микросхем памяти;
тАУ SRAM тАУ асинхронные маломощные микросхемы памяти типа SRAM с различным питанием и быстродействием;
тАУ NVRAM тАУ имеются различные решения для SRAM с аварийным батарейным питанием, которые классифицируются как супервизоры, Zeropower, Timekeeper и часы реального времени с последовательным интерфейсом (Serial RTC );
тАУ PSM тАУ в соответствие со стратегическим направлением создания Влсистем на кристаллеВ», разрабатываются и производятся микросхемы программируемых систем памяти, которые обеспечивают комплексное системное решение памяти для микроконтроллеров и разработок на сигнальных процессорах (DSP);
тАУ Smartcard тАУ в наличии большой ассортимент микросхем для Smartcard и систем обеспечения безопасности.
Большое число видов и типов микросхем памяти, производимых сегодня, не позволяет осуществить их подробное освещение в рамках одной дипломной работы. Поэтому здесь я попытаюсь остановиться только на основных особенностях некоторых семейств микросхем памяти, представленных на рис. 1.1.
Рисунок 1.1 тАУ Виды и основные серии выпускаемых микросхем SoC-памяти
2. разработка компонентов инфраструктуры сервисного обслуживания SoC-памяти ГАС
2.1 Принципы создания сервисного обслуживания систем на кристалле
Одной из важных и первостепенных задач микроэлектроники, является создание универсальных микропроцессорных SoC-систем на кристалле. Такие сложные ИС класса SoC, обычно, состоят из трех основных цифровых системных блоков:
тАУ процессор,
тАУ память,
тАУ логика.
Процессорное ядро реализует поток управления, когда каждой управляющей программой однозначно устанавливаются последовательности выполнения операций обработки данных, что позволяет задавать один из возможных алгоритмов работы всей ИС. Память используется по ее прямому назначению тАУ хранение кода программы процессорного ядра и данных. И, наконец, логика используется для реализации специализированных аппаратных устройств обработки и прохождения данных, состав и назначение которых определяются конечным приложением тАУ потока данных.
Реальная система на кристалле содержит как минимум все три перечисленных блока, что исключает применение многочисленных отдельных ИС и реализацию интерфейсов связи между ними. Причем однокристальное конфигурируемое или программируемое решение, очевидно, является здесь более предпочтительной альтернативой, так как допускает оперативное изменение своей внутренней аппаратной структуры и конечного предназначения как на этапе производства, так и в полевых условиях, непосредственно в проекте. Такие ИС были отнесены к группе изделий системного уровня интеграции, но получили другое название тАУ Configurable System on a Chip или CSoC. Поскольку термин CSoC не стандартизован, то существуют и другие названия изделий этого класса - System on Programmable Chip (SoPC), Programmable System on a Chip (PSoC) или просто SoC, что определяется вкусом и желаниями конкретного производителя микросхем. В данном разделе, будем придерживаться термина CSoC.
Конфигурируемый процессор реализует изделие, которое может быть "подстроено" для конкретного использования в потоке управления. Например, изменяемый набор инструкций процессорного ядра, добавление/исключение аппаратного умножения, программируемое количество состояний внутреннего конвейера и т.д.
Всё это может быть оптимизировано для каждого конечного приложения. Конфигурируемые процессоры предоставляют пользователям необходимые черты и особенности без дополнительных капиталовложений.
Результатом является оптимизированное, высокопроизводительное и дешевое сервисное решение для конкретной задачи. Но для того, чтобы достичь приемлемого значения величины "цена/кристалл", конфигурируемый процессор должен быть реализован как ASIC. Поэтому конечный продукт заведомо предполагает большие объемы производства для компенсации NRE и инженерного труда. Собственно, все современные микропроцессоры и микроконтроллеры, выпускаемые как стандартные изделия в массовых объемах, могут быть как минимум отнесены к группе процессоров с частично конфигурируемой периферией. Компромисс является в этом случае приемлемым: максимальная производительность и минимальная стоимость микросхемы для специфического конечного приложения при значительных начальных финансовых и инженерных инвестициях.
Конфигурируемые процессоры также требуют специализированного набора средств поддержки разработок для создания программного кода проекта. Под специализацией здесь понимается определенный уровень детализации и ориентации под уникальные особенности конечного приложения. При этом популярные средства поддержки, как правило, уже отобраны разработчиками и являются как бы "рафинированным" набором того, что стоит использовать.
Конфигурируемые системы на кристалле реализуют интегральные устройства, объединяющие встроенный процессор, программируемую логику, память и прочие вспомогательные ресурсы и блоки на одном-единственном кристалле. При этом все эти блоки соединяются между собой внутри кристалла с помощью оптимизированного интерфейса. Ключевой особенностью CSoC является то, что процессор выполнен в виде отдельного технологически реализованного аппаратного узла и не размещается в массиве программируемой логики. Это позволяет получить производительность, сравнимую с ASIC, и избежать при этом дополнительных вопросов, например, насколько удачно размещена память, насколько эффективно она работает и т.п. Кроме того, такая аппаратно реализованная память, обычно, является выверенной популярным ядром индустриального стандарта с большим количеством доступных сервисных средств поддержки разработок.
2.2 Формирование системы сервисной идентификации SoC-памяти
На завершающей стадии разработки ГАС, для замены масочной ROM, как правило, используется память типа OTP и EPROM с ультрафиолетовым стиранием, удобная тем, что она достаточно легко перепрограммируются.
Выпускаемые микросхемы обладают емкостью от 256 кбит до 64 Мбит при питании 5 и 3 В, достаточным быстродействием, различными корпусами, в том числе и для поверхностного монтажа. Организация устройств памяти может быть типа x 8, x 16 и x 8/ x 16. Расшифровка идентификации микросхем памяти вида OTP и UV EPROM приведена на рис. 2.1.
Рисунок 2.1 тАУ Система идентификации SoC-памяти типа OTP и UV EPROM
Набор продукции включает стандартные микросхемы с питанием 5 В и 3,3 В, усовершенствованные микросхемы семейства Tiger Range с питанием 3 В (2,7тАУ3,6 В) и микросхемы нового семейства FlexibleROM тДв.
Микросхемы этих типов памяти доступны в FDIP керамических корпусах с окошком и PDIP пластиковых двурядных корпусах, а также в корпусах PLCC и TSOP для поверхностного монтажа.
Для низковольтной серии Tiger Range использована новейшая технология OTP и UV EPROM. Структурные усовершенствования, связанные с толщиной основных слоев, позволили значительно улучшить электрические характеристики. Уменьшение на 25% толщины оксидного слоя затвора позволило снизить пороговое напряжение ячейки и увеличить скорость выборки при питании от 2,7 В.
Для улучшения электрических характеристик, при первом сервисном обслуживании, рекомендуется заменять тАЬVтАЭ серию с питанием 3 тАУ 3,6 В на серию тАЬ W тАЭ тАУ Tiger Range, которая имеет лучшие характеристики при питании 2,7 тАУ 3,6 В.
Временные параметры для серии Tiger Range гарантируются двойным тестированием микросхем при напряжении 2,7 В и 3 В. Время доступа при питании 2,7 В маркируется на микросхеме и более быстрое время доступа специфицируется в описании. Времена доступа для напряжения питания выше 2,7 В являются рабочими.
Семейство UV и OTP EPROM Tiger Range характеризуется сверхмалым потреблением, высокой скоростью работы и, одновременно, быстрым доступом с коротким временем программирования. Время программирования микросхем одинаково как для пословного, так и побайтного режимов программирования. Для самых последних микросхем с плотностью 4 Мб и 8 Мб скорость программирования доведена до 50 мкс на слово или байт.
Микросхемы низковольтной серии Tiger Range полностью совместимы по штырькам со стандартной серией 5 В UV и OTP EPROM . Это гарантирует их полное соответствие для приложений, в которых микропроцессорное питание заменяется с 5 В на 3 В.
2.3 Инструкции сервисного обслуживания SoC-памяти
Технология в отношении EPROM непрерывно совершенствуется. Новые перспективы открываются с внедрением новой архитектуры микросхем памяти, основанной на использовании технологии многоразрядной ячейки памяти для получения высоких плотностей записи, начиная с емкости в 64 Mбит. Кроме того, каждая новая разработка содержит несколько фотолитографических новшеств, улучшающих электрические характеристики микросхем.
На данном этапе открылись новые возможности поставок микросхем памяти типа PROM (programmable ROM) / RPROM (re-programmable ROM). Эти микросхемы выпускаются в трех рабочих температурных диапазонах: коммерческом (от 0 до + 70В° C), индустриальном (от тАУ40 до + 85В° C) и военном (от тАУ55 до + 125В° C). Кроме того, некоторые компоненты изготавливаются по стандарту для военного назначения (SMD), в том числе и EPROM.
Самой последней разработкой в области электрически программируемых ПЗУ является семейство FlexibleROM тДв, которое может использоваться как простая замена для любого ПЗУ. Это одноразовое программируемое семейство, изготавливаемое по 0.15 мкм технологии, доступно потребителю с начальной емкостью памяти в 16 Mбит. Новое семейство микросхем памяти "FlexibleROM " относится к типу энергонезависимой памяти и предназначено для хранения программного кода. "FlexibleROM" тАУ идеально подходит для использования вместо масочного ПЗУ (MaskROM) и перехода от Flash-памяти на ПЗУ, после отладки программы, если в дальнейшем не планируется изменения программного кода.
Благодаря технологии, основанной на Flash, время программирования также существенно уменьшено. Микросхемы FlexibleROM обеспечены типовой способностью многословной программы с большим потоком данных, что позволяет программировать устройство с емкостью 64 Mбит всего за девять секунд.
Еще одним преимуществом по сравнению с другими однократно-программируемыми ПЗУ является высокая производительность программирования, поскольку 100% функциональных возможностей массива памяти проверяются в ходе тестирования.
Микросхемы семейства памяти FlexibleROM используют питающее напряжение от 2,7 В до 3,6 В для операций чтения и от 11,4 В до 12,6 В для программирования. Устройства имеют 16-разрядную организацию, по умолчанию при включении питания устанавливается режим памяти "Чтение", так что они могут читаться как ПЗУ (ROM) или ЭПЗУ (EPROM).
2.4 Система сохранения параметров сервисного обслуживания
Последовательная энергонезависимая память - наиболее гибкий тип долговременной энергонезависимой памяти, которая обеспечивает возможность записи вплоть до байтового уровня, без необходимости стирания данных перед записью нового значения. Это делает их идеальными для хранения параметров.
Семейства последовательной Flash-памяти имеют возможность тАЬсекторного стирания / страничной прошивкитАЭ и тАЬстраничного стирания / страничной прошивки". Это стало возможно благодаря более тонкой мелкоячеистости памяти по сравнению со стандартной Flash-памятью, характеристика зернистости которой не соответствует характеристике байтового уровня последовательного ЭППЗУ.
Электроника управления исполнительными устройствами ГАС, а также рынка компонентов компьютеров и периферии тАУ основные потребители микросхем долговременной памяти.
В этом году для EEPROM компанией используется 0.35 мкм технология производства, что позволило довести емкость памяти до 1 Мбит в соответствие с потребностями рынка. В тоже время технология изготовления последовательной Flash-памяти достигла уровня 0.18 мкм и появилась возможность производства и этого вида памяти полностью в соответствии с рыночными запросами.
Ассортимент микросхем последовательной энергонезависимой памяти включает набор схем емкостью от 256 бит до 16 Мбит. Все микросхемы памяти обеспечены описаниями, примерами по применению и модельными файлами, что делает их удобными в использовании. По напряжению питания микросхемы последовательной энергонезависимой памяти ST доступны в пяти диапазонах : от 4,5 В до 5,5 В; от 2,5 В до 5,5 В; от 2,7 В до 3,6 В; от 1,8 В до 5,5 В и от 1,8 В до 3,6 В.
Проектная износостойкость EEPROM тАУ более миллиона циклов перезаписи с сохранностью данных в течение более чем 40 лет. Микросхемы производятся в различных корпусах, включая традиционные PSDIP, TSSOP, SO, а также современного типа LGA и SBGA (тонкопленочные). Кроме того, имеется возможность поставки микросхем в упаковках на барабане и в не распиленном виде.
Разработан широкий диапазон высококачественной последовательной памяти EEPROM, с плотностью от 1 кб до 1 Мб, с тремя промышленными стандартами последовательных шин (400 кГц, 2-проводная шина с плотностью до 1 Mбит, быстрая 1 MГц шина типа MICROWIRE с плотностью от 1 кбит до 16 кбит и сверхбыстрая 10 MГц шина типа SPI с плотностью до 256 кбит), с питанием 5 В; 2,5 В и 1,8 В. Система записи обозначений последовательной EEPROM для типовых корпусов показана на рис 2.2. Следует заметить, что для не распиленных пластин и микросхем в барабанах обозначения могут несколько отличаться.
Микросхемы последовательной EEPROM, рекомендуются для использования в приложениях, не требующих высокой шинной скорости для накопления и хранения данных, но желающих иметь возможность побайтового и страничного чтения/записи. Шина работает с тактовой частотой 400 кГц при напряжении питания до 1,8 В. Последовательная EEPROM выпускается в различных корпусах: пластиковых DIP с двухрядным расположением выводов, SO, MSOP, TSSOP для поверхностного монтажа и SBGA с матрицей шарообразных выводов.
Рисунок 2.2 тАУ Система записи обозначений микросхем памяти ST типа EEPROM
Микросхемы памяти EEPROM с шиной SPI предпочтительны для приложений с высокоскоростной передачей информации по шине. С появлением микросхем со скоростью от 5 МГЦ до 10 МГц и емкостью от 512 кбит до 1 Мбит, эта шина быстро завоевывает популярность на рынке микросхем памяти. EEPROM с шиной SPI имеют вход HOLD ("Захват"), который позволяет сохранять синхронизацию при паузах в процессе передачи последовательностей данных по шине. Кроме того, имеется специальный управляющий вход W для защиты матрицы памяти от записи.
Микросхемы памяти EEPROM с шиной MICROWIRE доступны с емкостью от 256 бит до 16 кбит. В настоящее время шина MICROWIRE широко применяется во многих современных устройствах, для которых требуется достаточно высокая скорость передачи данных без использования внешних шин адреса/данных.
Семейство микросхем высокоскоростной низковольтовой последовательной Flash-памяти имеет четырехпроводный SPI-совместимый интерфейс, что позволяет использовать Flash-память вместо последовательной EEPROM. Изготавливаемые по высокоизносостойкой КМОП Flash-технологии, данные микросхемы обеспечивают, по крайней мере, 10000 циклов перепрограммирования на сектор с сохранностью данных свыше 20 лет.
В настоящее время доступны два дополняющих друг друга подсемейства последовательной Flash-памяти с возможностью стирания сектора или страницы:
тАУ последовательная Flash-память с секторным стиранием и страничным программированием: серия M 25 Pxx;
тАУ последовательная Flash-память со страничным стиранием и программированием: серия M 45 PExx.
Если рассмотреть различные виды микросхем последовательной долговременной памяти с высокой плотностью, то M25Pxx с тактовой частотой 25 MГц оказываются существенно быстрее, чем многие другие типы схем Flash-памяти с последовательной выборкой.
Семейство последовательной Flash-памяти ST позволяет загружать в оперативную память 1 Мб за 43 мс при минимальном числе команд, что делает их удобными в использовании. Технические и программные средства защиты предохраняют хранимую информацию от перезаписи.
Для снижения потребляемой мощности эти микросхемы работают от одного источника питания от 2,7 В до 3,6 В и имеют режим пониженного энергопотребления, в котором потребляемый ток менее 1 мкА. Кроме того, четырехпроводный интерфейс значительно уменьшает число выводов устройства используемых для управления передачей данных по шине, что обеспечивает высокую интеграцию и меньшую стоимость по сравнению с другими подобными схемами. Микросхемы памяти серии M25Pxx выпускаются в широком и узком S08, LGA и MLP корпусах.
2.5 Составляющие оценки программирования SoC-памяти
В M 25 PXX имеется удобный программатор / считыватель. Этот программатор подключается непосредственно к компьютеру и обеспечивает пользователю прямой доступ и управление последовательной Flash-памятью M 25 xxx в любой конфигурации.
M45PExx тАУ серия микросхем энергонезависимой памяти высокой производительности, обладающая более высокой зернистостью, чем ранее. Любая страница в 256 Байт может быть отдельно стерта и запрограммирована, а команда Write предусматривает возможность модифицирования данных на байтовом уровне. Кроме того, архитектура M45PExx оптимизирована по минимуму необходимого прикладного программного обеспечения. Для модифицирования одной страницы в 256 байт требуется время 12 мс для записи, 2 мс для программирования или 10 мс для стирания. Это делает высокопроизводительные микросхемы последовательной энергонезависимой памяти M45PExx очень удобными для использования в приложениях, требующих хранения большого количества часто изменяющихся данных.
Специализированные микросхемы памяти имеют индивидуальные характеристики для конкретных приложений или разрабатываются в соответствии с предъявляемыми требованиями. Они основаны на стандартных матрицах памяти со специфичной электрической схемой ввода-вывода и специализированной внутренней логикой. Эти изделия основаны на последовательной EEPROM и включают логику для приложений типа компьютерного монитора " Plug and Play " со стандартом VESA, компьютерные модули DRAM и др.
Среди данных микросхем можно отметить M 24164 тАУ 16 Kб каскадируемую EEPROM со специальной адресацией, возможностью использования 8 устройств каскадом на одной шине и специальной адресацией, используемой при конфликтах на шине I2C .
Другой специализированной микросхемой, которая может найти широкое применение на нашем рынке является M34C00 тАУ электронный дескриптор платы, предназначенный для хранения небольших электронных заметок о плате.В M34C00 можно сохранять реГАСтрационный номер, заводские установки (по умолчанию), пользовательские установки, данные о событиях в течение срока службы платы, сведения об отказах и сервисном обслуживании любой платы и др.
Данная микросхема имеет 3 банка по 128 бит (один не стираемый OTP-типа), один стандартный банк EEPROM и один стандартный банк EEPROM с возможностью постоянной защиты от записи), двухпроводный I2C шинный последовательный интерфейс, питание от 2,5 В до 5,5 В, корпус SO 8 или TSSOP 8, рабочий диапазон температур - 40 тАж + 85В°C .
2.5.1 Особенности бесконтактных микросхем памяти
Бесконтактные микросхемы памятиявляются специфическим продуктом. По классификации их с одной стороны можно отнести к специализированным EEPROM, а с другой стороны их можно выделить как самостоятельный вид памяти, получающий в последнее время очень широкое применение в разных сферах.
Новый стандарт ISO для бесконтактной коммуникационной памяти тАУ ISO 14443 тип В (реализован в микроконтроллерных устройствах ГАС, транспорта и т.п.), а также ISO 15693 и ISO 18000.
В настоящее время предложена новая серия микросхем бесконтактной памяти и бесконтактных микросхем связи с радиочастотным интерфейсом для приложений типа меток, радиочастотной идентификации (RFID) и бесконтактных систем доступа с использованием специализированных микросхем памяти. Отметим особенности некоторых микросхем данного типа.
Микросхема SRIX 4 K имеет 4096 пользовательских бит EEPROM с OTP, двоичный счетчик и защиту записи. Соответствует стандарту ISO 14443 тАУ 2 / 3 тип B. Обладает патентованной компанией France Telecom функцией антиклонирования. Работает на несущей частоте 13,56 MГц с поднесущей частотой 847 кГц, частота со скоростью передачи данных 106 кбит/с. Используется амплитудная модуляция (ASK) данных при передачи со считывателя на карту и двоичная фазовая модуляция (BPSK) для передачи с карты на считыватель.
Микросхема LRI 512 имеет 512 бит с блокировкой на уровне блока данных. Она полностью соответствует стандарту ISO 15693 (до 1 метра) и требованиям E. A. S. Работает на несущей частоте 13,56 M Гц с 1/4 и 1/256 импульсным кодированием на высокой и низкой скорости передачи данных на одной или двух поднесущих частотах. Производится амплитудная модуляция данных при передаче со считывателя на карту и манчестерское кодирование при передаче с карты на считыватель.
В микросхеме CRX 14 имеется встроенный в чип механизм радиосвязи с протоколом и модуляцией по стандарту ISO 14443 типа B (радиоинтерфейс). Обладает патентованной France Telecom функцией антиклонирования. Обеспечивает последовательный доступ к базе на частоте 400 кГц по двухпроводной последовательной шине I2C с возможностью соединения по одной шине с восемью CRX 14. Имеет буфер 32 байта для входного и выходного пакета и встроенный вычислитель циклического избыточного кода (CRC calculator). Выпускается в корпусе S 016 Narrow (сжатый).
Микросхемы энергонезависимых ОЗУ (NVRAM). Решением, позволяющим обеспечить сохранность данных ОЗУ при сбоях и потери внешнего питания, является использование резервного питания (миниатюрной литиевой батареи), располагаемой непосредственно сверху микросхемы или на системной плате. Исходя из задач решаемых с использованием ОЗУ, производится четыре типа микросхем NVRAM: супервизоры, ZEROPOWER NVRAM, последовательные часы реального времени (Serial RTC) и TIMEKEEPER NVRAM .
2.5.2 Особенности супервизоров
Выделяют два класса супервизоров: супервизоры микропроцессоров (Microprocessor supervisor) и супервизоры энергонезависимых ПЗУ (NVRAM supervisor), а также возможна комбинация обоих классов.
Основными функциями супервизора микропроцессора (ВµP) являются мониторинг напряжения и функция сторожевого таймера (Watchdog). Большинство супервизоров микропроцессоров включают эти функции. В комбинированных микросхемах возможна интеграция и других функций. Основными функциями супервизора NVRAM являются мониторинг напряжения с переключением батареи и защита записи.
2.6 Решение проблем переключения питающего напряжения в процессе сервисного обслуживания
Монитор напряжения предохраняет микропроцессор (и систему), путем контроля напряжения источника питания и генерации сигнала СБРОС (RESET), для перехода микропроцессора в начальное состояние при недопустимо низком значении питающего напряжения. Эта опция называется Low Voltage Detect (LVD) тАУ "Обнаружение низкого напряжения".
При включении питания монитор напряжения также выдает сигнал RESET до тех пор, пока напряжение питания не стабилизировалось. Эта опция называется Power тАУ on Reset (POR) тАУ "Сброс при включении питания".
Встроенная схема переключения аварийной батареи контролирует напряжение внешнего источника питания. Когда оно падает ниже определенного порога переключения, происходит переключение на батарейное питание, что обеспечивает непрерывную подачу напряжения к маломощному статическому ОЗУ (LPSRAM) для сохранения в нем данных.
Интегрированная схема защиты записи контролирует напряжение внешнего источника питания и, когда оно падает ниже некоторого порогового уровня, закрывает доступ к LPSRAM .
Иногда для получения энергонезависимого ОЗУ разработчики решают задачу их создания вместо использования имеющихся в наличии модулей. Стандартное маломощное ОЗУ (SRAM) может быть преобразовано в NVRAM путем прибавления батареи питания, схемы защиты записи и схемы переключения батарейного питания. Компания ST имеет несколько устройств, которые интегрируют все эти функции. Кроме того, батарея и кварц интегрированы в корпусе типа SNAPHAT Во , что упрощает задачу разработки NVRAM решения.
Так как для бесперебойного питания часов реального времени требуется переключатель батареи и цепь защиты записи, то это естественно вызывает желание иметь часы реального времени в супервизоре NVRAM. Существуют три микросхемы, которые имеют такую комбинацию тАУ это микросхемы M41ST85, M48T201 и M48T212. Все эти три устройства включают также функции супервизора микропроцессора: POR, LVD и сторожевого таймера. Супервизоры NVRAM с часами реального времени имеют название TIMEKEEPER.
Корпус микросхем M41ST87 с встроенным кварцем способствует обеспечению б
Вместе с этим смотрят:
IP-телефония. Особенности цифровой офисной связи